kaiyun官方注册
您所在的位置: 首页> 可编程逻辑> 业界动态> 赛灵思65nm FPGA器件与DDR3 SDRAM实现互操作

赛灵思65nm FPGA器件与DDR3 SDRAM实现互操作

2007-08-08
作者:赛灵思
赛灵思" title="赛灵思">赛灵思公司日前宣布其Virtex-5 FPGA器件已顺利实现了与领先存储器供应商的800 Mbps DDR3 SDRAM器件的 互操作性" title="互操作性">互操作性。与Virtex-5器件实现经硬件验证的互操作性,可帮助客户通过这个业界唯一正式投入量产的 高性能" title="高性能">高性能65nm FPGA产品系列,率先享受到DDR3 SDRAM技术带来的优势。

此次成功的互操作性硬件测试采用了领先存储器供应商美光科技(Micron Technology)和Elpida存储公司的器件。通过此次宣布开始发售的支持DDR3 SDRAM技术的Virtex-5 LXT ML561 FPGA高级存储器接口工具包,赛灵思使得设计工程师马上就能采用此项技术进行设计。

“非常高兴我们的DDR3 SDRAM器件与赛灵思公司" title="赛灵思公司">赛灵思公司采用了量产Virtex-5的存储器控制器在800 Mbps速率下实现了互操作性。”美光公司部门营销经理Raymond Fontayne说,“由领先厂商联合打造、兼容JEDEC标准并通过互操作性测试的解决方案为客户提供了一个良好的生态系统,使得我们的客户能迅速为多个市场领域开发平台。在网络、汽车和安全等多种应用领域中,高性能存储器子系统和FPGA都发挥着重要的作用。”

Elpida存储公司销售副总裁Bijan Yazdani说:“Elpida与赛灵思建立了战略合作伙伴关系,旨在为市场上需要高性能和高成本效益的解决方案提供新的DRAM技术。DDR3和Virtex-5 FPGA互操作测试的成功, 将使得赛灵思能够为其客户提供业界第一款经硬件验证的FPGA控制器,从而推动DDR3 DRAM技术的快速普及。”

DDR3 SDRAM架构从DDR2 SDRAM演化而来,支持更高的带宽、更低的功耗(1.5V供电,而 DDR2 SDRAM 为1.8V),以及提高的IO信令以提供更好的信号完整性,从而支持更高的系统性能。

在Virtex-5 LXT ML561 FPGA高级存储器接口工具包上进行的互操作性测试验证了DDR3 SDRAM控制器和接口的参考设计" title="参考设计">参考设计,该参考设计计划于今年9月份大规模推出。新的参考设计利用了Virtex-5 FPGA的新特性,如可编程输入输出延迟模块IODELAY,可保证精确的读取数据获取以及可配置的写入数据信号,从而可以达到800 Mbps数据速率并满足DDR3 SDRAM的功能需求。

“对于率先采用新架构如DDR3 SDRAM的用户来说,经硬件验证的参考设计非常关键,因为我们所处的行业竞争非常激烈。” 加拿大KINGTIGER科技公司总裁兼首席运营官Sunny Chang说,“与赛灵思合作使我们能够成功而迅速地加快对新技术的掌握过程。”

支持DDR3 SDRAM接口的Virtex-5 LXT ML561 FPGA高级存储器接口工具包现在即可供货,售价为5,995美元。

Xilinx Virtex-5 FPGA简介

基于业界最先进的 65 nm 三极栅氧化层技术、突破性的新型 ExpressFabric技术和经过验证的 ASMBL架构,Virtex-5系列代表了赛灵思屡获殊荣的Virtex产品线第五代产品。Virtex-5 FPGA系列提供了四种平台可供选择,分别针对高性能和低功耗逻辑、内建串行连接、信号处理以及嵌入式处理而优化。赛灵思公司自2006年5月起开始提供65nm Virtex-5 FPGA器件,目前已经通过三个平台(LX、LXT和SXT)推出了15款器件。工程样品现在即可提供,并可通过赛灵思分销商购买。赛灵思公司还提供ISE v9.2i设计工具、协议包、开发板和开发套件,客户现在就可以开始基于Virtex-5 FPGA的设计和原型制造。

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306116;邮箱:aet@chinaaet.com。
Baidu
map