德州仪器最新高性能多核数字信号处理器
2008-10-31
作者:德州仪器
日前,德州仪器 (TI) 宣布推出一款可显著降低成本和功耗,并节省板级空间的全新高性能" title="高性能">高性能多核 DSP,使设计人员" title="设计人员">设计人员不必在电路板上集成多个数字信号处理器 (DSP)就能完成诸如同时执行多通道处理任务或同时执行多个软件应用等高强度、高性能任务。TMS
C6474 在同一裸片上集成了三个 1 GHz 的 C64x+" title="C64x+">C64x+ 内核,可实现 3 GHz 的 DSP 性能,即处理能力为 24,000 MMACS(16 位)或 48,000 MMACS(8 位)。该产品具有极高性能,可以让现在使用多芯片系统解决方案的设计团队通过采用 C6474 获得成本、功耗以及空间占用方面的优势,因为该产品与诸如 TMS
C6474 能实现这么高的系统集成度,在一定程度上归功于采用了65 纳米工艺,从而使 C6474 可采用
C6474 实现高性能与低功耗优势
对正在为严格的功率要求而忙碌的设计团队而言,基于 C6474 的解决方案有着更为明显的优势。例如,为了满足 25 瓦的功率预算要求,设计人员不能采用超过 8 个 1 GHz TMS
此外,C6474 还采用了 TI 的 SmartReflex 技术,通过 TI 的深亚微米工艺技术显著降低了芯片级漏电。该技术支持各种智能自适应软硬件特性,可根据器件的工作状态、工作模式、工艺和温度变化等因素动态地控制电压、频率及功率。如欲了解更多详情,敬请访问:http://focus.ti.com.cn/cn/general/docs/wtbu/wtbugencontent.tsp?templateId=6123&navigationId=12032&contentId=4609。
高性能处理器需要高性能外设,因此C6474 集成了 Viterbi 与 Turbo 加速器,从而可大幅提高这些常用算法的处理效率。此外,该处理器还包含有几个串行器/解串器 (SERDES) 接口,如 SGMII 以太网 MAC (EMAC)、天线接口 (AIF) 以及 Serial RapidIO (SRIO)。每个内核都配有 32 kB 的 L1 程序存储器与 L1 数据存储器,可支持两种配置的 3 MB 总体 L2 存储器(每个内核 1 MB,或者 1.5 MB / 1 MB / 0.5 MB 的配置)以及TI 速度最快、运行速率达 667 MHz的 DDR2 存储器接口,从而可对外设与处理器内核进行有益的补充。
适用于电源管理" title="电源管理">电源管理的完整信号链
TI 可提供包括电源管理、数据转换器、放大器、时脉以及 RF 解决方案在内的完整信号链解决方案,可简化设计工艺并加速产品上市进程。TI的PTH08T
软件与工具简化了开发工作
我们还提供了软件调试平台,帮助客户进行 C6474 的开发工作。C6474 评估板 (EVM) 包括两个 C6474 处理器,一个支持 EMAC、AIF 以及 SRIO SERDES 接口的高速 DSP 互联单元以及 Orcad 与 Gerber 等设计文件。此外,C6474 EVM 还提供具有 XDS560 仿真器的板载 JTAG 接头 (JTAG header),并提供电路板专用的 Code Composer Studio (CCStudio) 集成开发环境 (IDE)。TMDXEVM6474 的定价为 1995 美元。开发人员如欲获得 CCStudio 的生产许可证,可在今年内享受 995 美元的折扣促销价,并通过该解决方案进行任何基于 OMAP?、TMS
此外,VirtualLogix 还推出了面向C6474的VLX?。VLX Real-Time Virtualization 软件使 TI 的 DSP 平台在运行 TI DSP/BIOS? 内核执行传统 DSP 任务的同时,还可执行 VirtualLogix Linux,从而无需添加专用处理器便可快速采用并集成通用网络、高级网络或控制功能。
VirtualLogix 产品管理总监 Dave Beal 指出:“TI 的 C6474 产品系列是 DSP 产品开发人员开展设计的一个重要里程碑。利用 VLX,此前需要两个专用 DSP 与一个通用处理器才可支持的各种任务,只需单个 DSP 便可高效实现,从而无需专用硬件组件,便可通过 DSP/BIOS 内核与 Linux 软件构建产品差异化。通过这种技术方案,我们可降低成本、功耗并节省空间,还能利用 单核DSP 平台无法企及的强大功能满足众多不同产品线的需求。”
供货情况
TMX