kaiyun官方注册
您所在的位置: 首页> 可编程逻辑> 设计应用> 基于高效信道化的侦察接收机设计与实现
基于高效信道化的侦察接收机设计与实现
来源:电子技术应用2010年第8期
汤云龙,张文旭,林秋华
哈尔滨工程大学 信息与通信工程学院,黑龙江 哈尔滨150001
摘要:为了解决电子侦察接收机中同时到达信号的接收问题,从传统的低通滤波器结构出发,给出了一种无盲区高效数字信道化接收模型。信道化之后进行瞬时幅度和相位差提取。通过系统仿真,验证了该信道化模型的正确性;通过搭建信道化接收机的硬件平台并对实际系统测试,验证了瞬时幅度及相位差测试的正确性。
中图分类号:TN974
文献标识码:A
Realization of efficient digital channelized receiver based on software defined radio
TANG Yun Long,ZHANG Wen Xu,LIN Qiu Hua
Coll.of Information and Communication Engineering, Harbin Engineering Univ., Harbin 150001,China
Abstract:In order to solve the problem how to receive signals arriving simultaneously in electronic reconnaissance receiver, a no-blind area and efficient digital channelized receiving model is given from traditional low-pass filter structure. The instantaneous amplitude and phase difference is realized after channelization. The model of channelization is verified correct by system simulation. The instantaneous amplitude and phase difference are verified correct by putting up hardware platform and system testing.
Key words :electronic reconnaissance receiver;digital channelized;instantaneous amplitude

数字信号处理技术已经广泛应用于电子侦察、雷达信号处理等众多领域。现代电子战接收机要求其具有较大的瞬时宽带、高灵敏度以及大动态范围,具备对同时到达信号的检测能力,以及高测频精度和高频率分辨率等特点。因此,宽带数字接收机的研究已经成为该领域的研究热点。随着高性能ADC器件相继出现,目前采样速率达到1 GHz以上的高速ADC的分辨率最多能达到10 bit[1],这使得侦察接收机的瞬时带宽可以达到数百兆赫兹,同时可以保证较大的动态范围,而数字信道化技术的应用则解决了高速采样率与后续低速数字信号处理之间的矛盾问题。
本文介绍的无盲区高效信道化侦察接收机,高速ADC采用NS的模数转换器ADC08D1000,分辨率8 bit,采样速率1 GS/s;采用交叉采样其采样速率可达到2 GS/s;FPGA采用了ALTERA公司StratixII系列EP2S60芯片。数字信道化在FPGA内部实现,信道化后续对瞬时幅度和相位差进行了提取。
1 高效数字信道化
1.1 信道化频带划分

由于实际信号都是实信号,本文主要对实信号的频带划分进行研究。实信号频谱具有对称性,因此其频带划分均在[0,π]区间。实信号频带划分分为偶型排列和奇型排列两种[2],图1给出的是具有代表性的两种频带划分情况。


1.2 高效信道化模型
由于实际信号为实信号,因此针对实信号的高效信道化结构做进一步分析。根据不同频带划分,可得到数字信道化的高效结构。图2(a)为实信号偶型排列高效结构,图2(b)为实信号奇型排列高效结构。

从上述两种高效结构中可以看出:采样后的数据先抽取后滤波,降低了工作速率,以保证FPGA可进行处理,同时DFT结构可以利用FFT来实现。在实信号高效结构中,偶型排列的高效结构复杂度要低于奇型排列的高效结构,但是偶型排列的高效结构用于雷达信号的侦察接收时,其第0个信道的输出为实信号,其他信道输出均为复信号。因此第0个信道的输出不能直接用于后续参数提取等处理,而奇型排列的高效结构不存在这种问题,每个信道输出均为复信号,可以直接进行后续参数提取等处理[4,5]。
2 系统硬件电路设计
该系统采用1片ADC08D1000实现中频信号的采样,由于该芯片为双通道ADC,当采样速率为1 GS/s时,可实现双通道中频采样;当该芯片工作于交叉采样模式时,可以实现单通道2 GS/s采样。本系统中该芯片采样速率为1 GS/s,其系统采样时钟由高速时钟产生芯片ADF4360-7提供,该时钟芯片采用FPGA实现可编程控制,参考时钟为16 MHz的晶振。该系统的整体系统原理框图如图3所示。

其中ADC08D1000作为重要的器件[6],其配置参数选择见表1。

3 系统仿真与测试
3.1 信道化仿真
输入信号分别为正弦信号和LFM信号,具体参数如下:正弦信号频率260 MHz;LFM信号:起始频率22 MHz,终止频率27 MHz,其数字信道化仿真结果如图4所示。

3.2 瞬时幅度测试
借助QuartusII软件中的SignalTapII逻辑分析仪,对瞬时幅度进行了测试记录。当输入信号功率为0 dBm、信号形式为脉冲波、脉冲宽度为0.5μs、脉冲重复周期为5 μs时,改变载波频率分别记录下不同载波频率信道化输出的各子带的瞬时幅度曲线。限于篇幅,这里仅给出载波频率156 MHz时各子带的瞬时幅度曲线,如图5所示。

3.3 相位差测试
入射电磁波到达天线的波程不同,这种波程差的存在使得两天线之间存在相位差,该相位差是侦察接收机用来测量目标角度的参数。在完成瞬时相位提取的基础上,对两个通道提取的瞬时相位做差即可得到相位差。该相位差求取的前提是2个通道的子信道必须对应。对2个通道输入某一固定相位差,通过测试可以得到图6所示的测试结果。

本文介绍的基于高效信道化的侦察接收机瞬时带宽可达到500 MHz,利用高效结构实现均匀信道划分,并实现了瞬时幅度和相位差提取功能。通过系统仿真验证了高效信道化模型的正确性;构造了一个实际的硬件平台。经实际系统测试,验证了瞬时幅度和相位差提取的正确性。由于FPGA具有结构化设计灵活的特点,在资源更多的FPGA中,可实现更高指标的系统。因此,该方法具有较高的工程应用价值。
参考文献
[1] YAN Bao Guang,QIN Jin,DAI Jun,et al.Reliability simulation and design consideration of high speed ADC circuits[C].Integrated Reliability Workshop Final Report,2008.IRW 2008.IEEE International,2008:125-128P.
[2] 杨小牛,楼才义,徐建良.软件无线电原理与应用[M].北京:电子工业出版社,2001.
[3] 王洪.宽带数字接收机关键技术研究及系统实现[D].成都:电子科技大学博士论文,2007.
[4] LILLINGTON J.Comparison of wideband channelization architectures[C].International signal processing conference,Dallas,2003.
[5] 杨静.信道化数字接收机技术的研究[D].成都:电子科技大学硕士论文,2006.
[6] 马爽,徐欣.基于FPGA的高速A/D转换芯片ADC08D1000应用[J].现代电子技术,2009,32(14).

此内容为AET网站原创,未经授权禁止转载。
Baidu
map