kaiyun官方注册
您所在的位置: 首页> 可编程逻辑> 设计应用> 基于FPGA的E1/VC-4数字复接器的设计与实现
基于FPGA的E1/VC-4数字复接器的设计与实现
赵雷,李惠军
摘要:在分析同步数字体系中2.048Mbps支路信号E1异步映射复用进VC-4的过程的基础上,对系统中各功能模块的设计原理进行了详细阐述,重点讨论了时钟/使能信号产生电路的功能及设计。最后,完成了E1/VC-4复接电路的设计与实现,并基于ALTERA/EP1C6T144C8环境完成了验证。
Abstract:
Key words :

摘要:在分析同步数字体系" title="同步数字体系">同步数字体系中2.048Mbps支路信号E1异步映射" title="异步映射">异步映射复用进VC-4的过程的基础上,对系统中各功能模块的设计原理进行了详细阐述,重点讨论了时钟/使能信号产生电路的功能及设计。最后,完成了E1/VC-4复接电路的设计与实现,并基于ALTERA/EP1C6T144C8" title="EP1C6T144C8">EP1C6T144C8环境完成了验证。

关键词:专用集成电路" title="专用集成电路">专用集成电路同步数字体系 异步映射数字复接器" title="数字复接器">数字复接器时分复用

基于FPGA的E1 VC-4数字复接器的设计与实现.pdf

此内容为AET网站原创,未经授权禁止转载。
Baidu
map