kaiyun官方注册
您所在的位置: 首页> 可编程逻辑> 业界动态> 使用 ISE 设计工具优化FPGA 的功耗

使用 ISE 设计工具优化FPGA 的功耗

通过功耗驱动的新型后端流程可降低Virtex-4、Virtex-5 和Spartan-3 设计中的功耗
2008-07-25
作者:Subodh Gupta 博士,

自从 Xilinx 推出 FPGA 二十多年来,研发工作大大提高了 FPGA 的速度和面积效率,缩小了 FPGA 与 ASIC 之间的差距,使 FPGA 成为实现数字电路" title="数字电路">数字电路的优选平台。今天,功耗日益成为 FPGA 供应商及其客户关注的问题。
降低 FPGA 功耗是缩减封装和散热成本、提高器件可靠性以及打开移动电子设备等新兴市场之门的关键。Xilinx 在提供低功耗" title="低功耗">低功耗FPGA 解决方案方面一马当先。本文说明如何应用计算机辅助设计" title="计算机辅助设计">计算机辅助设计(CAD) 技术,如 Xilinx ISE 9.2i 软件中采纳的技术,来有效降低功耗" title="降低功耗">降低功耗。

使用 ISE设计工具" title="设计工具">设计工具优化 FPGA 的功耗.pdf

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306116;邮箱:aet@chinaaet.com。
Baidu
map