kaiyun官方注册
您所在的位置: 首页> EDA与制造> 业界动态> 联发科推出ASIC设计平台进军共封装光学领域

联发科推出ASIC设计平台进军共封装光学领域

2024-03-22
来源:IT之家

3 月 21 日消息,联发科昨日宣布携手光通信厂商Ranovus推出新一代共封装光学(CPO)ASIC 设计平台,提供异质整合高速电子与光学型号的 I / O 解决方案。

相较于电信号,光信号在传输距离和能耗方面都具有先天优势,因此共封装光学 CPO 是未来高速互联技术的热门研究方向。

联发科表示,该平台包含 112Gbps 长距离 SerDes(注:串行器 - 解串器)和来自 Ranovus 公司的 Odin 光学引擎,相较已有方案可进一步缩短 PCB 面积、降低成本、提升带宽密度,还可降低一半的系统功耗。

该 CPO ASIC 平台利用可拆卸插槽配置 8 组 800Gbps 电信号链路及 8 组 800Gbps 光信号链路,在具有便利性的同时,也可提供更高的弹性,可依客户需求灵活调整配置。

联发科表示这一平台基于 3nm 制程,涵盖从设计到生产过程所需的完整解决方案,包含 UCIe 等裸晶对裸晶接口、InFO 等封装技术、PCIe 与 HBM 等高速传输接口,以及热力学和机械整合设计,可满足客户最严苛的需求。

联发科技公司资深副总经理游人杰表示:" 生成式 AI 的崛起,不仅带动了内存带宽和容量提升的需求,对传输介面的密度和速度的需求也急遽增加。掌握最新的光电界面整合技术,让联发科技能为资料中心(数据中心)提供最先进、最有弹性的客制化芯片解决方案。"


杂志订阅.jpg

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。
Baidu
map