kaiyun官方注册
您所在的位置: 首页> EDA与制造> 业界动态> AMD 官宣 3D Chiplet 架构:可实现“3D 垂直缓存”

AMD 官宣 3D Chiplet 架构:可实现“3D 垂直缓存”

2022-03-15
来源:IT之家
关键词: AMD chiplet 封装

  6 月 1 日消息 在今日召开的 2021 台北国际电脑展(Computex 2021)上,AMDCEO 苏姿丰发布了 3DChiplet架构,这项技术首先将应用于实现“3D 垂直缓存”(3D Vertical Cache),将于今年年底前准备采用该技术生产一些高端产品。

  本文引用地址:http://www.eepw.com.cn/article/202203/432001.htm

2c73cf8eb5fca8c4de2c77c7bce47d1b.png

  苏姿丰表示,3D Chiplet 是 AMD 与台积电合作的成果,该架构将 chiplet封装技术与芯片堆叠技术相结合,设计出了锐龙 5000 系处理器原型。

ad7e61efb509229c32db1824e7e05638.png

  官方展示了该架构的原理,3D Chiplet 将一个 64MB 的 7nm 的 SRAM 直接堆叠在每个核心复合体之上,总而将供给“Zen 3”核心的高速 L3 缓存数量增加到 3 倍。

  3D 缓存直接与“Zen 3”的 CCD 结合,通过硅通孔在堆叠的芯片之间传递信号和功率,支持每秒超过 2TB 的带宽。

a695e9b36384aa309ff06fd7dba0bf0b.png

504d973ad0d3face0d9f25f1f807432a.png

  3D Chiplet 架构的处理器与目前的锐龙 5000 系列外观上完全相同,官方展示了一个 3D Chiplet 架构的锐龙 9 5900X 原型(为了方便展示,官方拆了盖子)。

e9165ee98f1b1287cda2ad94693e20cd.png

95f5f57f1207bba815f8d36835cb3db9.png

  苏姿丰称,在实际设备中,一个单独的 SRAM 将与每一块 CCD 结合,每块 CCD 可获得的缓存数量为 96MB,而或在单个封装中的 12 核或 16 核处理器总共可获得 192MB 的缓存。




mmexport1621241704608.jpg


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306116;邮箱:aet@chinaaet.com。
Baidu
map