kaiyun官方注册
您所在的位置: 首页> 测试测量> 设计应用> 使用DSO进行更多的扩频时钟测量
使用DSO进行更多的扩频时钟测量
力科公司
摘要:扩频时钟(SSC)在电子系统中正越来越明显。使用已知调制波对时钟调频会扩大时钟的频谱,以降低峰值频谱功率。这种峰值功率电平下降是必须的,以满足更严格的电磁干扰标准。为保证采用这种SSC技术的系统能够正确运行,必须了解实际调制特点。
Abstract:
Key words :

扩频时钟(SSC)在电子系统中正越来越明显。使用已知调制波对时钟调频会扩大时钟的频谱,以降低峰值频谱功率。这种峰值功率电平下降是必须的,以满足更严格的电磁干扰标准。为保证采用这种SSC技术的系统能够正确运行,必须了解实际调制特点。

力科J-260抖动和定时分析软件可以迅速简便地从SSC波形中提取信息。在图1中,我们使用时间周期的JitterTrack™ (曲线B),查看时钟周期随时间变化。很明显,调制的形状是三角形。但是,测量结果中的高噪声电平使得很难可靠地确定调制频率。通过采用时间间隔误差(TIE)的JitterTrack,可以简便地、非常清楚地查看信号的瞬时相位变化。瞬时相位在调制频率上还呈现出周期性特点,得到了可靠的频率测量结果,如波形显示格线下面的参数读数所示。可以同时得到时钟频率和调制频率的读数。

TIE函数测量采集的波形边沿相对于理想时钟的时间差,可以视为时钟信号瞬时频率的一部分。由于时钟使用三角波进行调频,因此相位变化呈抛物线形状。相位测量的累积特点导致噪声电平较低。

可以应用快速傅立叶变换(FFT),测量由于扩频导致的峰值频谱功率电平的有效下降程度。图2显示了这一测量的设置步骤。曲线B是采集的信号的FFT(上面的曲线)。我们使用FFT平均函数对FFT进行平均(曲线C)。我们对66.67 MHz的正常时钟及扩频时钟都执行这一过程。第一个测量存储在其中一个示波器内存中(曲线D),并与第二个测量进行比较(曲线C)。

1我们使用JitterTrack函数,考察扩频时钟调制特点。时间间隔误差的JitterTrack读取调制频率。

在图3中,两个频谱叠加在一个网格上,显示由于扩频导致的峰值功率电平下降。在本例中,两者相差大约-7 dB。

尽管在配有抖动和定时分析选项的任何力科示波器上都可以进行这些测量,但J-260抖动分析软件可以直接从前面板上进入这些测量,在进行关键定时测量时,明显节约了设置时间和测量时间。

2测量正常时钟与SSC之间的相对功率差的设置图。

3比较正常时钟与SS时钟的峰值频谱电平。

此内容为AET网站原创,未经授权禁止转载。
Baidu
map