微捷码宣布推出28纳米及28纳米以下IP特征表征新标准SiliconSmart ACE
2009-12-24
作者:微捷码
芯片设计解决方案供应商微捷码(
作为一款先进参数特征化系统,SiliconSmart® ACE可自动处理简单标准单元及超复杂定制单元或宏单元的晶体管级网表静态结构分析;利用这项分析结果来建立完整的特征化约束,然后再利用经过芯片加工厂验证的高度精确、超快FineSim SPICE仿真器来提高时序、功耗、噪声以及基于统计学的静态时序分析(SSTA)模型生成的整体速度。SiliconSmart ACE不仅提供了较其它工具更快的特征化功能,而且它还支持所有业界标准模型格式并包括了这些模型验证流程,从而使得用户能在微捷码系统内无缝地启用第三方工具来验证所生成的模型。
“采用SiliconSmart ACE,IP开发人员不再需要深入了解电路结构就可正确建立该电路的特征表化环境。使片上系统(SoC)签核模型交付延迟及建模错误情况能够真正得以杜绝,”微捷码定制设计业务部总经理Anirudh Devgan表示。“SiliconSmart ACE内含的突破性技术可通过提取功能、识别所有电弧和优化完整特征化方法来获得效率和精度,显著减少IP组件建模的时间和工作。”
SiliconSmart ACE:更快更轻松的签核
微捷码的专有电路功能识别、仿真激励生成以及FineSim SPICE仿真技术是SiliconSmart ACE的核心,在微捷码特征化解决方案简化设置、增加特征化速度及改善模型签核质量方面起到了很好作用。
·利用先进算法,SiliconSmart ACE可自动识别出标准单元和复杂电路的功能并进行建模,产生适用于所有时序的有效仿真激励集。通过去除耗时的手工分析,SiliconSmart ACE可显著缩短横跨广泛工艺点、供电电压、温度的复杂组件设置和特征化所需的时间。有效处理日益增加的工艺、电压、时序(PVT)点的能力是28纳米设计成功的关键。
·SiliconSmart ACE的智能化拓扑驱动式仿真激励生成(VG)技术提供了独特的基于结构的仿真激励优化和一款固有的仿真感应式约束加速算法。这些功能可去除仿真激励的冗余并避免不必要仿真,同时还可保持特征化的精度。此外,SiliconSmart ACE还提供了一种灵活的方法,使得用户可针对特定衡量来提供仿真激励集合及其序列。
·SiliconSmart ACE支持所有商用SPICE仿真器,包括微捷码的FineSim SPICE。当结合FineSim SPICE使用时,SiliconSmart ACE经过优化的仿真激励生成功能可在完全无损精度的前提下,提供较之前SiliconSmart生成快上一个数量级的速度。FineSim SPICE是一款全SPICE仿真器,经过了大型代工厂的65、40、28纳米验证,在模拟/混合信号设计师中得到了广泛使用。
定价和供货
SiliconSmart ACE现已开始供货。有关SiliconSmart ACE的定价以及其它信息请咨询微捷码代表。
关于微捷码(Magma)
微捷码(Magma)的电子自动化设计(EDA)软件提供了芯片最佳捷径“Fastest Path to Silicon”,使得世界顶尖的芯片公司可创建高性能集成电路(IC),应用于手机、电子游戏、WiFi、MP3播放器、数码影像、网络以及其它电子产品上。微捷码产品在IC实现、模拟/混合信号设计、分析、物理验证、电路仿真和特征描述领域得到了广泛使用。公司总部位于美国加利福尼亚州的圣荷塞市,在北美、欧洲、日本、亚洲和印度均设有办事机构。微捷码(Magma)的股票以交易代码LAVA在纳斯达克证券交易所挂牌交易。了解微捷码最新动向,请访问Twitter网站:www.Twitter.com/MagmaEDA和Faceboook网站:www.Facebook.com/Magma。更多信息,请访问微捷码设计自动化有限公司网站:www.magma-da.com。