基于SOPC的JPEG2000编码器设计
作者:王刚毅 胡小开 指导教师:
摘要:为了满足网络及多媒体领域的应用,JPEG2000的硬件实现具有重要意义。本文提出了一种改进的行式二维小波变换器结构,设计了位平面并行的位平面编码器和四级流水线结构的算术编码器,并将其整合于一个SOPC中,实现了JPEG2000编码系统。整个设计通过Altera公司Stratix II系列的EP2S60F1020C5平台验证,在最高时钟频率98MHz下能达到编码分辨率512*512 灰度图像52frame/s的速度,满足了实时编码的要求。
Abstract:
Key words :
摘 要:为了满足网络及多媒体领域的应用,JPEG2000的硬件实现具有重要意义。本文提出了一种改进的行式二维小波变换器结构,设计了位平面并行的位平面编码器和四级流水线结构的算术编码器,并将其整合于一个SOPC中,实现了JPEG2000编码系统。整个设计通过Altera公司Stratix II系列的EP2S60F1020C5平台验证,在最高时钟频率98MHz下能达到编码分辨率512*512 灰度图像52frame/s的速度,满足了实时编码的要求。
关键字:JPEG2000,SOPC,小波变换,位平面编码,算术编码
此内容为AET网站原创,未经授权禁止转载。