kaiyun官方注册
您所在的位置: 首页> 可编程逻辑> 新品快递> MathWorks HDL 工具新添 Xilinx FPGA 硬件验证功能

MathWorks HDL 工具新添 Xilinx FPGA 硬件验证功能

启用 FPGA 在环仿真以使用 Simulink 对 Xilinx FPGA 开发板上的 HDL 代码进行验证
2011-06-03
作者:MathWorks 公司

MathWorks 日前宣布适用于XilinxFPGA开发板且新添了 FPGA 在环 (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程师们能够在使用Simulink作为系统级测试台架的同时,以硬件速度验证其设计。
EDA Simulator Link 支持 HDL 验证选项全集使用在MATLAB和 Simulink 中创建的算法,而 FIL 的引入则进一步补充了这一全集。基于 FPGA 的验证不仅提供了比 HDL 仿真器高得多的运行时性能,而且增强了算法的实际应用效果。
主要的产品功能包括以下能力:
• 使用适用于 Spartan 和 Virtex 类设备的 FPGA 开发板(包括 Virtex-6 ML605 开发板),验证 MATLAB 代码和 Simulink 模型的 HDL 实现。
• 使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的协同仿真,验证 MATLAB 代码和 Simulink 模型的 HDL 实现。
• 生成适用于 SystemC 虚拟原型环境的 TLM 2.0 组件。]


图注:
EDA Simulator Link 为 Xilinx Virtex6 和 Spartan6 FPGA 开发板提供了 FIL 仿真支持。

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306116;邮箱:aet@chinaaet.com。
Baidu
map