kaiyun官方注册
您所在的位置: 首页> 嵌入式技术> 业界动态> 瑞萨开发出符合PCI Express 2.0高速串行接口的IP

瑞萨开发出符合PCI Express 2.0高速串行接口的IP

2009-01-05
作者:瑞萨

瑞萨科技(Renesas Technology)宣布开发符合PCI Express Base Specification Revision 2.0 (PCI Express 2.0)高速串行接口标准之逻辑层与实体层之IP。整合此IP的LSI将能轻易地与其它支持PCI Express 2.0标准之装置连接,使开发人员能够开发具备高阶绘图处理能力的系统。

PCI Express是利用差动讯号运作的高速串行接口,最新的Rev 2.0最高传输速率可达5.0Gbps,为原有Rev. 1.1 (2.5Gbps)的两倍,可实现每信道每秒500MB的高速传输速率。除了开发并且在产品中采用支持Rev. 1.1的IP,瑞萨科技现更以65奈米制程实现支持Rev. 2.0的新IP,开发人员现可运用已整合此认证IP的微处理器或SoC产品,建立可快速传输大量资料的高速系统。


这项新IP具备在作业时动态切换传输速率的upconfiguration功能,此功能由PCI Express 2.0标准制订,可在需要高速数据传输时,多个信道皆以各自的最高传输速度5.0Gbps运作。而当传输量降低时,将以降低耗电量为优先,仅有一个信道以最高传输速率的一半2.5Gbps运作。


相较于瑞萨科技原有支持Rev. 1.1的IP,新IP每1Gbps最多可降低50%的耗电量。因此,结合现有的电源管理功能与新的upconfiguration功能,将可大幅降低整体系统的耗电量。


客户将这项新IP整合至MCU或SoC等产品时,可选择适合其目标系统的功能选项。主要的功能选项将包括装置属性(选择root port/endpoint)、最大payload size、虚拟信道数量、功能数量、芯片暂存区大小及信道数量。此外,藉由适当地结合上述选项,客户将可实现适用于所开发系统之LSI。


瑞萨科技计划于2009年推出第一款整合新IP的产品,适用于绘图及储存等需要传输大量资料的系统。该公司并计划将此IP运用于比65奈米更精密的制程,并针对关键应用提供更先进的功能,例如增加信道数量。

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。
Baidu
map