AET网站
资源下载
技术应用
资讯
电路图
技术专栏
小组
大学堂
登录
|
注册
weiqi7777
FPGA之PS2
PS2协议也很简单,和串口接收差不多,只是数据要多一个奇偶校验位。其协议时序如下,只考虑PS2接收,即只接收外部PS2数据。有两根线,一根时钟线,一根数据线。在没有数据传输的时候,两根线都是高电平。传输的时候,PS2器件会开始启动时钟和数据变换,进行数据的传输。
FPGAPS2
发表于 2014/11/9 14:42:21
阅读(2043)
«
1
»
作者
weiqi7777
关注
文章:290 篇
阅读:1084300 次
所有分类
cortex-A8(36)
FPGA学习心得(28)
linux学习(24)
ARM11(19)
其他(11)
systemverilog(8)
stm32学习(8)
IC(7)
python学习(7)
51单片机(4)
SOC(4)
C语言(3)
nios(2)
IC验证(2)
电路设计(1)
默认(126)
所有标签
S5PV210
Uboot
Cortex-A8
SystemVerilog
svlib
start_armboot
jenkins
uboot移植
看门狗
2048
阅读排行
VCS使用学习
vcs编译systemverilog并且用v
Cadence之计算器
拉普拉斯变换在电路中的分析
Verilog中inout的使用
Python编写界面(一) 使用PyQt4
system verilog变量定义编译失败
STM32使用DMA加串口空闲中断接收数据
synopsys工具安装系列(四)- 安装v
VCS与verdi联合进行单步调试
关注微信公众号
Copyright © 2005-2020 kaiyun官方注册版权所有
京ICP备10017138号
map