snifer

【赛灵思FPGA】[原创]Xilinx 最小系统板设计案例

0
阅读(16893)

还有点时间,写写Xilinx 最小系统板设计的一个比较典型的案例。

为了方便用户更快、更好使用FPGA器件,Xilinx和许多第3方公司针对不同系列的FPGA器件,开发了一系列的评估板,提供给用户使用。其中Jacyl Technology公司开发的Spartan IIE最小系统板(型号:LT-50K)为例,介绍FPGA最小系统板的基本特性。
Jacyl Technology公司开发的Spartan ⅡE最小系统板采用Xilinx Spartan ⅡE XC2S50E-6PQ208 FPGA ,
具有与PC/104 总线和IEEE 1149.1 JTAG完全兼容的接口,可提供100个可编程的I/O接口,
在最小板上具有100MHz的振荡器可提供FPGA全局时钟,具有2个用户可定义的时钟输入端,
使用Xilinx XC18V02串行在系统可编程配置PROM,2个用户可定义的LED和开关,可通过PC/104总线或者外部DC电源供电,由Xilinx公司免费的Webpack 软件支持,
系统板尺寸3.55”×3.775”,外部电源电压5 ~14VDC(200mA)。
元件布局图如下图所示:
SpartanE
最小系统板的尺寸图
实物图如下图所示:
看上去非常规整,真的是上帝之手创造出来的。
Baidu
map