特权同学

单片机的扩展RAM读写时序

摸索了好久,居然忘记了利用部门的示波器好好测测。书上看到的毕竟是理论的东西,实际应用中总会碰上意外的或者说是不可预测的情况,与其在那瞎推理,还不如动手做点实际的工作。说实话,在所里这几个月工作还没有正式启动,现在还

走进Altium上海

坐落于世纪大道东方希望大厦的Altium让我整整走了一站地铁才找到(事先没做好准备工作,应该在浦电路站下的,结果跑世纪大道下了)。他们这个位置好像有点偏,感觉四处也比较萧条,不像靠近陆家嘴那一段繁华。上楼后直接被领进一个

软硬兼施

呵呵,标题有点怪!不过要做个IT牛人达到这个境界那是必须的。我算不上牛人,但是我在努力。手上即将收尾一个小项目,又长了一点见识和经验,也发现最近忙的BLOG也无暇光顾,今晚心情不错,也上来总结总结最近的一点收获。做了一个

为粗心买单

这次板子的焊接失败可谓教训深刻,满以为一次性焊接成功上电调试就可以了,哪里料到先是电源灯一闪一闪(电源短路了),然后就是AMS1117-3.3出来的电压总是只有1V上下,根本到不了3.3V,无奈之下求问小陈,以他的经验告诉我极有可能是电源和I/O之间短路了,我测来测去就

EDA工具篇:Quartus II使用

其实目前EDA工具我接触过的也就是xilinx的ISE,altera的QuartusII,还有仿真的时候用上Modelsim。其实如果做一些基本的项目开发,这些也就足够了。另外综合工具可能Synplify用得人也挺多,但是话说回来,对于xilinx和altera这两大FPGA供应商而言,他们肯定比任何人都更

FPGA设计中的门控时钟和使能时钟

门控时钟Verilog示例代码:inputwr_n;//写使能信号,低有效inputcs_n;//片选信号,低有效input[7:0]db;//输入数据总线outputdb_r;&nb

基于Altera Quartus II的模块化设计应用

和ISE不一样,QuartusII代码的模块化视图并不是你把子模块例化到顶层模块以后就能马上在工程代码窗口看到一个清晰的层次图。而是必须在你编译后才能够看到层次化的视图。我在这里列举一个串口通信(实验10)的实例:&n

电阻搭建的256色VGA方案测试

CPLD学习板调试ING

CPLD学习板调试ING

BJ-VGA03 液晶控制模块

单片机RAM这样用

MCU与液晶控制模块通讯仿真

做一个CPLD液晶控制模块,其中CPLD与MCU的通信协议如下:x_cnt[1..640]:ADDR[9..0]VGA显示行坐标//对应SRAM的ADDR[9..0]y_cnt[1..480]:ADDR[8..0]&nbs

BJ-QVSC01液晶控制板

相关PDF下载:5一、控制板主要特性◆操作指令简单易用,具有通用的接口通信协议◆实时读写控制器驱动液晶显示◆提供单片机C语言和汇编语言模板(详细注释),加速产品开发◆与单片机通信高可靠性◆可以作为单片机外部扩展RAM方式读写控制器,提高系统运行速度◆免

漫谈xilinx FPGA 配置电路

这里要谈的时xilinx的spartan-3系列FPGA的配置电路。当然了,其它系列的FPGA配置电路都是大同小异的,读者可以类推,重点参考官方提供的datasheet,毕竟那才是最权威的资料。这里特权同学只是结合自己的理解,用通俗的语言作一点描述。所谓典型,这里
Baidu
map