特权同学

SD卡里的BMP

本以为SDRAM+232调试完成,加上之前的SD+232完成。也就是说单模块完成,粘合在一块应该也不是难事。但是调试中还是比较费尽周折的。首先单说这个BMP,之前的文章归纳里漏提了BMP数据的第三部分应该是色彩表。比如我的

SDRAM初步调试

还是用的以前的64Mbit三星K4S641632K-UC60,以为之前调试过,虽然时序分析什么的研究没那么透,但是代码移植过来重新整理一下应该能够比较顺利,结果从周一搞到现在,头疼了我好几个晚上,这下换换思路换换实现方式终于是有点眉目了。&nb

整流桥电路测试

网友Yoghourt的一篇文中提到电源电路中可以防止反接的整流桥电路,正好特权同学也曾困惑于这个问题,于是搭了个简易的整流桥一试。问题引发于下面的电路:这是altera

SD卡初步调试

还是计划不如变化快,本想着简单的在软件平台上先实现SD卡的初步调试。郁闷的是IARforARM那会死活装不上,最怕折腾人的事,惹不起咱还躲不起吗。于是狠狠心软件平台咱就不试了,况且前人写的程序满天飞,一搜一箩筐,没什么挑战性,挑几个顺眼的静心研究一下也就差不多

SPI协议定义

SD卡手册第5章节学习笔记5.1SPI总线协议SD卡是基于命令和数据流的传输,开启于一个起始位并结束于一个停止位,SPI是基于字节进行传输的。每个命令或者数据是8bit即一个字节,并与CS信号对齐(多次的8个时钟)。&

解析FAT16文件系统

VGA数码相框DIY计划

基于TimeQuest的reg2reg之Th分析

感受Winter09

逻辑分析仪我也DIY(四)—神秘蓝点

今晚把各个显示的字符都DIY上去了,不过在某些蓝色字符附近出现了许多意外的神秘蓝点,如下:上面一共四个Ch字符中,只有Ch2是完全没有问题的,特权同学就感觉很纳闷了,为什么同样的16个Ch字符,就这几个出现这

逻辑分析仪我也DIY(三)—PLL后复位问题

关于M4K的问题还没有结束。主要问题在于想利用M4K来存储要显示到VGA屏幕上的字模数据,而昨天为了方便开了一个很大位宽的M4K,结果就照成了M4K的利用率大大下降,原来不到8K的数据居然占用了7个M4K块,感觉不爽。所以今天绞尽脑汁是想出了解决办法,同时也为其他字符的

逻辑分析仪我也DIY(二)

昨晚睡觉时还寻思着为什么数据采集显示出来怎么问题多多,明明全低电平居然时不时的采集到高电平,后来想想也是,两块板子(被采集信号产生板子和模拟逻辑分析仪的板子)没有共地,采集到的电平高低没有一个参考点,判断错误也就在所难免了。于是今晚共地后,多次

ISE时序约束笔记5——Timing Groups and OFFSET Constraints

特定路径时序约束使用全局时序约束(PERIOD,OFFSET,PAD-TO-PDA)将约束整个设计仅仅使用全局约束通常会导致过约束

Cyclone M4K移位寄存器使用

Cyclone的M4K可以配置移位寄存器使用。Handbook里介绍关于移位寄存器不多,就两段话加一个图,这让特权同学走了不少弯路才算搞明白怎么回事。大体上,就是一个位宽为w的移位输入shift_in_data和移位输出shift_out_data

Writing Testbench——结构化Testbench

特权同学为testbench的结构化以及可重用性设计发愁许久,终于在《writingtestbench》一书的ch6章节里找到了答案,可谓柳暗花明又一村。原来Testbench还是可以做到可重用化的设计。下面以特权同学常用模块做一个结构化可重用的示例。这是假设的待验证模块的顶层:m
Baidu
map