garfield

【原创】飞思卡尔kinetis 处理器时钟系统硬件实现及布线

0
阅读(2149)

为内部资源提供所有的系统级时钟是可能的。然而,如果PLL 被使用或需要一个准确的参考时钟时,必须提供一个外部时钟。这一点可以从一个外部时钟源,提供了一个方波时钟,也可以从内部使用一个外部晶体或谐振振荡器。有两个独立的芯片上的晶体振荡器,一个是RTC 和另一个提供主系统参考时钟。实时时钟的时钟源只能来自专用时钟振荡器。在许多情况下,这时钟振荡器只需要一个32KHZ 的外部晶体。振荡器反馈电阻集成在可选的内部负载电容一起的设备。主系统振荡器可配置各种方式取决于晶体的频率和正在使用的模式。详情请参阅特定于设备的参考手册。主振荡器还具有可编程的内部负载电容。当主振荡器是低功耗配置,提供一个集成振荡器反馈电阻。
内部晶体负载电容在所有振荡器中的软件选择提供30Pf 电容,为每个EXTAL 和XTAL 引脚提供2PF 增量。这提供了一个有效的一系列可达15PF 的电容性负载。在计算总晶体负载时也应该被包括PCD 板的寄生电容。结合这两个特点往往意味着没有外部负载电容要求。如果主振荡器的引脚不被使用,他们可能会悬空在其默认的复位配置,或可用于通用输出(不输入)。
一般路径和安装的布局准则
当计划一个新的设计时,使用以下常规路径和安装布局准则,这些准则将有助于减少电磁兼容性(EMC)问题。
·减少寄生元件,明确表面安装元件该用在哪里。
• 所有组件应该放在尽量接近的MCU 的位置。
•如果外部负载电容是必需的,他们应该使用一个共同接地点连接共享中心。
•如果晶振或谐振器有接地,它应该被连接到共同接地点的负载电容。
•在可能的情况下:
• 保持高速IO 信号尽可能远离EXTAL 和XTAL 信号。
• 不要在同一层或层以下安装信号振荡器组件。
• 选择引脚功能接近EXTAL 和XTAL 使之具有最小的切换减少注入噪声。
参考
下面列表中的晶体振荡器的应用笔记可在飞思卡尔网站 www.freescale.com 找到。他们讨论共同振荡器特点,潜在的问题和故障排除指南。
• AN1706 : 微型控制器振荡器电路设计考虑
• AN1783 : 确定MCU 振荡器起动参数
• AN2606 : 实际考虑与低频率振荡器一起使用
• AN3208 : 晶体控制振荡器查错指南

1244613269140.pdf

1244803895624.pdf

1244978616111.pdf

1245119321530.pdf

Baidu
map