paradoxfx

使用Vivado HLS在ZedBoard上实现PI及其测试

VivadoHLS可以实现对C、C++等高级编程语言的高层次综合,极大地方便了从现有C/C++的算法快速转换为综合后的RTL模型。正好我所测试的ZedBoard中的器件7020已经被VivadoHLS极好地支持,所以做了一些简单的验证:模拟一个PI调节器,一个传递函数描述的阻感负载,测试

使用处理器系统设计嵌入式系统(3)---导入SDK并调试

用PlanAhead打开上次建好的工程,首先创建一个顶层的HDL文件,如图1所示。图1创建顶层HDL文件然后选择File---Export---ExportHardwareforSDK,并勾选launchSDK,则导入完成之后SDK被自动打开。之后,SDK会读取硬件的配置,并创建system_hw_platform,其配置信息都

使用处理器系统设计嵌入式系统(2)配置PS

对ZedBoard上Zynq的PS编程时,如果PS的外设使用MIO连接,并且不需要额外的逻辑或者IP,则不需要产生.bit文件,即PS可以独立于PL运行。这相当于只对ARM硬核进行测试,相对而言简化不少,所以本次先实现一个这样的设计。首先启动PlanAhead,选择”CreateNewPro

使用处理器系统设计嵌入式系统(1)开始设计

ZedBoard板子上所载的XC7Z020虽然名字里面有“7”,但是在Xilinx的分类下已经不属于7系列的FPGA,而是归为单独的系列“ZYNQ-7000”,器件的分类也不是单纯的FPGA,而是SOC了;这其中最显著的区别是ZYNQ含有双核的ARMCortex™-A9MPCore,它的设

ZedBoard测评-初体验

3个多月前安富利的陈博士第一次把ZedBoard拿给我看的时候,第一眼印象最深刻的莫过于那个放射形状的去耦电容阵列了:由此,我们很轻松就可以识别出,这片XC7Z020-CLG484-1的power管脚的大概位置以及数量的庞大。接下来,在一系列的介绍以及X-Fest2012上的众多讲解、DEMO
Baidu
map