最新博文

0
推荐
11611
阅读

ZEDBOARD入手体验-----使用ZYNQ 的PS与PL进行交互

ZYNQ中包含了两个部分,双核的arm和FPGA。根据XILINX提供的手册,arm模块被称为PS,而FPGA模块被称为PL。这有点像xilinx以前推出的powerPC+FPGA平台。下图为官方文档中介绍的ZYNQ内部结构。&nb
0
推荐
2541
阅读

【转】Qsys或RTL做修改后,Nios II SBT该如何面对新的硬件? (SOC) (Nios II) (Qsys)

AbstractSOPC最可贵之处就是它的弹性,所以尽管已经建立了NiosIISBTproject,你还可以去更改FPGA的RTL或者Qsys的架构与IP,此时NiosIISBTproject该做哪些步骤才能反映出更改过的硬件架构呢?是该GenerateBSP?还是该BSPEditor?或者该BuildProject?其执行顺序又是如何呢?
0
推荐
9050
阅读

写给小白们的FPGA入门设计实验

《写给小白们的FPGA入门设计实验》11.写在前面的话22.Lab1:LCD1602字符显示设计32.1.摘要32.2.内容32.3.程序42.4.结果(问题,解决,体会)83.Lab2:4位减法、加法器设计83.1.摘要83.2.内容83.3.程序93.4.结果(问题,解决,体会)94.Lab3:三位二进制乘法器设计104.1.
0
推荐
3348
阅读

【赛灵思FPGA】[原创]基于Xilinx FPGA的通用信号采集器

上一篇写了基于XilinxFPGA的通用信号发生器的案例,反响比较好,很多朋友和我探讨相关的技术,其中就涉及到信号的采集,为了使该文更有血有肉,我在写一篇基于XilinxFPGA的通用信号采集器,望能形成呼应,以解答大家的疑问。目的:1.通过设计实现信号采集与分析,掌握组
0
推荐
3137
阅读

【整理】Verilog HDL 之 AD转换

AD转换就是模数转换,顾名思义,就是把模拟信号转换成数字信号。我们所用的模数转换芯片是ADC0809。ADC08098通道8位a/d转换器,ADC0809是带有8位A/D转换器、8路多路开关以及微处理机兼容的控制逻辑的CMOS组件。它是逐次逼近式A/D转换器,可以和单片机直接接口。ADC0809由
0
推荐
2224
阅读

【赛灵思FGPA】[整理]赛灵思FPGA SPARTAN3A 的DDR2接口设计

1引言DDR2(DoubleDataRate2)SDRAM是由JEDEC(电子设备工程联合委员会)制定的新生代内存技术标准,它与上一代DDR内存技术标准最大的不同:虽然采用时钟的上升/下降沿同时传输数据的基本方式,但DDR2却拥有2倍的DDR预读取能力(即4位预存取技术)。此外,DDR2还增加ODT(内建
0
推荐
1966
阅读

【整理】如何学好FPGA?

FPGA越来越时髦,学习的人越来越多,本人也加入其中。下面这篇文章对本人启发较大,故转载于此。从表象看,Programmable这个单词确实能够很好的描述FPGA的特点,但这也使得很多初学者走了不少弯路。一说到编程,大家不免联想到coding,因为软件编程的思想对工程师来说已
0
推荐
4886
阅读

Zedboard使用评测+最后的SD卡

接上一篇,上一篇提到的SD卡读写的遇到了问题,首先遇到的是缺少.H文件,于是就满世界的找啊找啊,找include的,H文件。还是给我找到了。发现缺少的文件就是创建的FSBL的文件夹下都有。于是缺少一个文件,我就从找一个文件过来,找了很多很多文件。下图中都是我找的文件
0
推荐
22482
阅读

【赛灵思FPGA】[原创]基于Xilinx FPGA的通用信号发生器

基于Xilinx的FPGA实现信号发生器,很久就在酝酿了,因为信号的发生是整个FPGA处理中至关重要的一个环节,今天在此写出来与大家共勉,重温那些经典。一、系统原理利用FPGA芯片,用verilog语言编写逻辑,通过DAC0832LCN进行DA转换,产生递增斜波、递减斜波、三角波、递增阶
0
推荐
1885
阅读

好东西,绝不吝惜分享:给FPGA初学者的建议--不要浮躁

给FPGA初学者的建议--不要浮躁
0
推荐
3117
阅读

有这么一个好文档“FPGA/CPLD数字电路设计经验分享”

1数字电路设计中的几个基本概念:1.1建立时间和保持时间:建立时间(setuptime)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器;保持时间(holdtime)是指在触发器的
0
推荐
21568
阅读

基于Verilog的SDRAM控制器

实验条件:工具:QuartusII6.0,SignalTapIIFPGA:AlteraCycloneEP1C12Q240C8NSDRAM:HY57V283220T-6写SDRAM时的时序图:读SDRAM时的时序图:-------------------------------华丽的分割线----------------------------------------------------------------
0
推荐
9334
阅读

又一个融入FPGA和ARM的SoC FPGA

又一家FPGA厂商推出了FPGA+ARM的架构http://www.chinaaet.com/article/index.aspx?id=199912,不过与Xilinx和Altera的最大区别在于,它不是用以性能著称的Cortex-A9核,而是用的Cortex-M3,M3应该说在人机交互之类的设计上是有很多优势的,该新系列也是瞄准了工业
0
推荐
7773
阅读

【赛灵思FPGA】巧用FPGA中资源

随着FPGA的广泛应用,所含的资源也越来越丰富,从基本的逻辑单元、DSP资源和RAM块,甚至CPU硬核都能集成在一块芯片中。在做FPGA设计时,如果针对FPGA中资源进行HDL代码编写,对设计的资源利用和时序都有益。下面主要讲
0
推荐
1586
阅读

FPGA市场广阔,潜力无限!

曾有句话这样说到:“当你认为设计完美的时候,不是因为没有什么可以加,而是你不能再去除什么。”这话用在FPGA上是再合适不过了。从简单的逻辑集成到现在集成ARM核、DSP、模拟电路、存储器等无所不包的系统级集成,从纯硬件开发到可以用C、C++或
Baidu
map