【再说FPGA】ALTERA如何用JTAG模式烧写EPCS
0赞
发表于 2012/12/28 23:13:06
阅读(7870)
学习xilinx后,发现xilinx的FPGA芯片在硬件设计的时候只要JTAG口,看上去很简洁,很方便。以前在做ALTERA的设计的时候老要弄两个接口:JTAG和AS,经过学习发现,AS是可以省略掉的。现在我来学习一个用JTAG烧写EPCS的方法:
JTAG烧写EPCS是要将*.sof文件转换成*.jic文件才能烧写进去。具体转换方法参照下图。(确认工程编译完成,没有错误)
①、创建下载文件:如图一所示点击FILE-à
图一
②、选择下载文件的类型:这里面常见的有*.pof、*hexout,我们这里选择JTAG接口配置文件*.jic如图二所示。
图二
③、选择配置芯片:这里用EPCS16举例,如图三所示。具体型号还的看你目标板上的型号。
图三
④、选择文件输出路径:如图四所示。
图四
⑤、添加芯片:如图五所示。
图五
⑥、添加待转换的*.sof文件:如图六所示。
图六
⑦、点击生产JIC文件:如图七所示。这个界面可以不关闭,要是你更新了程序直接点击Generate就可以生成新的*.jic文件。
图七
⑧、点击下载JIC文件:如图八所示。 如果是程序有变动重新生成了*.jic文件的话,这里点下载的时候会提示你更新,你需要从新勾选Program。
图八