启动HardCopy系列器件设计
0赞
发表于 2014/9/18 21:26:32
阅读(2088)
采用HardCopy®ASIC规划的系统实现了真正的硬件和软件协同设计,大大缩短了系统面市时间,使您能够尽快获得收益。Altera的Quartus®II 软件工具使用简单,结合Altera及其合作伙伴的知识产权(IP),帮助你同时进行FPGA和ASIC设计。只要在Quartus II 软件中选择合适的Stratix®系列FPGA和HardCopy辅助器件就可以启动您的设计,非常简单。
此外,由于Altera在HardCopy设计中心进行所有的测试设计工作,因此,您不需要插入测试或者生成测试向量。图1所示为HardCopy设计流程。
图 1. HardCopy 设计流程
您可以使用Quartus II 软件中的快速系统开发工具以及其他功能,例如SOPC Builder和TimeQuest时序分析器等。
- SOPC Builder使您能够利用IP以及第三方IP模块来迅速构建并集成芯片系统(SOC)。
- TimeQuest时序分析器是Altera使用方便的第二代ASIC功能时序分析器,能够自然支持Synopsys设计约束(SDC)格式,具有全脚本能力,并提供全面的GUI环境以建立约束和时序报告。
Altera的PowerPlay功耗分析和优化技术以及早期功耗估算器帮助您在设计的每一阶段进行功耗设计。
- 通过早期功耗估算来确定设计以及电路板前端的功耗预算,从一开始就针对功耗进行设计。
- 在设计过程中进行详细的分析,实现精确的功耗估算。
- 静态和动态功耗的自动按键式功耗优化
- 内建功耗优化顾问
此外,Altera及其合作伙伴提供各种知识产权(IP),使您的设计团队能够将精力集中在突出技术优势上,而不必重新开发已有的IP。